
在ESD的破(pò)壞中,靜電會對(duì)I/O端口(kǒu)造成毀(huǐ)滅性損害,有可能造成數據位重影、產品損壞直至造成(chéng)電子設備“硬故障"或元器(qì)件(jiàn)損壞。所以工程師需要考慮設計中的ESD問題並掌握解決之道(dào)。
草莓视频官网科技認為目前便攜產(chǎn)品中越來越多的采用低功率邏輯(jí)芯片,由於金屬氧化半導體(MOS)電介質擊穿和雙(shuāng)極反向結電流的限製,這些邏(luó)輯芯片對 ESD非常敏感。控製I/O端口(USB端口、以太網端(duān)口(kǒu)等)的IC芯片更不例外,因(yīn)為它們大多數都是以CMOS工藝為基礎來設計和製造的,這導致IC芯 片對ESD造成的損(sǔn)害非(fēi)常敏感(gǎn)。 另外,大多數(shù)的I/O端(duān)口(尤其是USB端口)都是熱插拔係統,極易受到由用戶或空氣放電造成的ESD影響。由此可見,ESD保(bǎo)護在當今的便(biàn)攜和USB應 用(yòng)中是非常必要的。草莓视频官网科技(jì)特別針對USB應用設備提出了解決方案.
有工程師對T1/E1接口設計中加裝TVS器件後的保護作(zuò)用提出疑問,草莓视频官网科(kē)技認為在電源線(xiàn)上增加TVS器件有助於解決來自電源端口的(de)ESD問(wèn)題,並強調TVS要連接到電源的Vcc和地以防止電源出現ESD幹擾。
在回答工程師提出的有關綜合考慮ESD保護的問題時,草莓视频官网科技認為綜(zōng)合考慮ESD保護要從三個方麵入手:1、芯片的ESD容(róng)量;2、PCB版圖設 計;3、機械設計。他表示好(hǎo)的PCB版(bǎn)圖設計應該盡量增大接地麵積(jī)、縮短PCB走(zǒu)線,他特別(bié)強(qiáng)調TVS陣列可以有效解決ESD問題。
針對ESD引起的共模幹擾,草莓视频官网(yí)科技指出通常可以使(shǐ)用共模扼流(liú)圈或TVS陣(zhèn)列來解決ESD問題和(hé)完成EMI濾波,在電路中共模扼流圈串(chuàn)行連接,TVS並行接(jiē)在電路中。除考慮用器件解決ESD問題外,我們也可以遵循(xún)一些基本規則來解決PCB的ESD問題:
1、盡可能使用多層PCB 相對於雙麵PCB而言,地平(píng)麵和電源平(píng)麵以及排(pái)列緊密的信(xìn)號線-地線間距能夠減小共模阻抗(common impedance)和感性(xìng)耦合,使之達到雙麵PCB的1/10到1/100。
2、盡量地將每一(yī)個信號層都緊靠一個電源層或地(dì)線層。對於頂(dǐng)層(céng)和底層(céng)表麵都有元器件、具有很短連接線以及許多填充地的高密度PCB,可以考(kǎo)慮使用內層線。大多數的信號線以及電源和地平麵都在內層上(shàng),因而類似於具備(bèi)屏蔽功能的法拉(lā)第盒。
3、對(duì)於雙麵(miàn)PCB來說,要采用緊密(mì)交織的電源和(hé)地柵格。通常的解決原則是要通過測試(shì)-解決問題-重新(xīn)測試這樣(yàng)的周期,每一個周期(qī)都可能至少影響(xiǎng)到(dào)一塊(kuài)PCB的設計。在PCB設計過程中,通(tōng)過預(yù)測可以(yǐ)將絕大多數設計修改(gǎi)僅限於(yú)增減元器件。
電(diàn)話
微信